Wiznet推出的W7500是全球首款的IOP晶片,集成ARM Cortex-M0及128KB閃存記憶體和全硬體TCP/IP內核,適用於物聯網領域上各種的崁入式應用平台,目標進軍物聯網市場。
全硬體TCP/IP支援各種應用中使用的TCP、UDP、IPv4、ICMP、ARP、IGMP和PPPoE協議,這些久經市場考驗並得到廣泛的認可,對於需要互聯網的用戶來說W7500是非常適合的。
W7500搭配其開發板WIZwiki-W7500更能讓客戶輕鬆完成開發,它與Arduino插板兼容,使用CMSIS-DAP USB和ISP Header讓固件寫入得以輕鬆實現。
特點
1、ARM Cortex-M0
最大頻率48MHz
2、全硬體TCP/IP核
8個socket
每個socket擁有32KB SRAM
MII接口
3、內存記憶體
Flash 128KB
SRAM 16KB
4、時鐘,復位及供給管理
POR(Power on reset)
穩壓器: 3.3v到1.5v
8到24MHz外部晶體震盪器
內部8MHz RC震盪器
用於CPU的PLL
5、ADC
12bit, 8ch, 1Mbps
6、DMA
6-channel DMA控制器
支持外圍設備: UARTs, SPIs
7、GPIO
53/Os
8、調適模式
串形線調適(SWD)
9、定時器/PWM
看門狗*1(32位減法計數器)
計時器*4(32位或16位減法計數器)
PWM*8
10、通訊介面
3 UART
2 I2C
11、加密
1RNG(隨機數產生器): 32位隨機數
12、封裝
64 TQFP(7*7mm)
引腳圖:
方框圖: